• <source id="3t0au"></source>

    <rp id="3t0au"></rp>
  • <b id="3t0au"></b>

    1. <b id="3t0au"></b>
    2. <source id="3t0au"></source>
      返回

      常見差分晶振輸出波形介紹

      作者:jyx 瀏覽次數: 日期:2021-09-13 10:19

          隨著科技的發展,我們傳輸的數據變大,傳輸的距離變長,對頻率穩定度的要求變高。差分輸出(例如PECL, LVDS, HCSL) 可以滿足高速數據傳輸,應用于高速計算機,數字通信系統,雷達,測量儀器,頻率合成器等。

      PECL輸出

        ?英文:Positive Emitter Coupled Logic

        ?中文:正射極耦合邏輯電平

        ?PECL在高速領域內一個非常重要的邏輯電路。它電路速度快,驅動能力小,噪聲小,高頻。但是功耗大,不同的電平不能驅動。如果用低電壓3.3V/2.5V電源,則被稱為LVPECL, 即Low Voltage PECL.


        LVDS 輸出

        ?英文:Low Voltage Differential Signaling

        ?中文:低電壓差分信號

        ?LVDS輸出是由美國國家半導體公司研發出來的。CMOS/TTL接口傳送速率不高,距離較短,抗EMI電磁干擾能力較差。然而,LVDS可以解決這些問題,速率高,噪聲低,距離遠,傳輸準確。LVDS輸出頻率最高可達到2.1GHz,電壓在1.8~3.3V。


        HCSL 輸出

        ?英文:High-speed Current Steering Logic

        ?中文:高速電流驅動邏輯

        ?HCSL輸出抖動最小,功耗較大。以7.0x5.0mm貼片為例,6腳最高可達到200MHz, 8腳最高可達到700MHz.

        1.根據需要選擇晶振的類別,詳情前往:《晶振的分類》

      常見差分晶振輸出波形介紹(圖1)


        2. 選擇差分名字類別,或者選擇差分波形有可分為以下三類:

        ?LVPECL輸出后綴為P,例如KD706P

        ?LVDS輸出后綴為D,例如KD708D

        ?HCSL輸出后綴為C, 例如KD506C

       

        3. 根據波形,工作電壓,頻率范圍等選擇產品,詳情前往《晶振參數怎么選擇?》。有關引腳定義,前往:《有源晶振引腳定義和接法》


      推薦
      中文字幕一区二区三区日韩精品
    3. <source id="3t0au"></source>

      <rp id="3t0au"></rp>
    4. <b id="3t0au"></b>

      1. <b id="3t0au"></b>
      2. <source id="3t0au"></source>